1 /* SPDX-License-Identifier: (GPL-2.0-only OR B 1 2 /* 3 * Copyright (C) 2022 Kernkonzept GmbH. 4 */ 5 6 #ifndef _DT_BINDINGS_CLK_QCOM_GCC_8909_H 7 #define _DT_BINDINGS_CLK_QCOM_GCC_8909_H 8 9 /* PLLs */ 10 #define GPLL0_EARLY 11 #define GPLL0 12 #define GPLL1 13 #define GPLL1_VOTE 14 #define GPLL2_EARLY 15 #define GPLL2 16 #define BIMC_PLL_EARLY 17 #define BIMC_PLL 18 19 /* RCGs */ 20 #define APSS_AHB_CLK_SRC 21 #define BIMC_DDR_CLK_SRC 22 #define BIMC_GPU_CLK_SRC 23 #define BLSP1_QUP1_I2C_APPS_CLK_SRC 24 #define BLSP1_QUP1_SPI_APPS_CLK_SRC 25 #define BLSP1_QUP2_I2C_APPS_CLK_SRC 26 #define BLSP1_QUP2_SPI_APPS_CLK_SRC 27 #define BLSP1_QUP3_I2C_APPS_CLK_SRC 28 #define BLSP1_QUP3_SPI_APPS_CLK_SRC 29 #define BLSP1_QUP4_I2C_APPS_CLK_SRC 30 #define BLSP1_QUP4_SPI_APPS_CLK_SRC 31 #define BLSP1_QUP5_I2C_APPS_CLK_SRC 32 #define BLSP1_QUP5_SPI_APPS_CLK_SRC 33 #define BLSP1_QUP6_I2C_APPS_CLK_SRC 34 #define BLSP1_QUP6_SPI_APPS_CLK_SRC 35 #define BLSP1_UART1_APPS_CLK_SRC 36 #define BLSP1_UART2_APPS_CLK_SRC 37 #define BYTE0_CLK_SRC 38 #define CAMSS_GP0_CLK_SRC 39 #define CAMSS_GP1_CLK_SRC 40 #define CAMSS_TOP_AHB_CLK_SRC 41 #define CODEC_DIGCODEC_CLK_SRC 42 #define CRYPTO_CLK_SRC 43 #define CSI0_CLK_SRC 44 #define CSI0PHYTIMER_CLK_SRC 45 #define CSI1_CLK_SRC 46 #define ESC0_CLK_SRC 47 #define GFX3D_CLK_SRC 48 #define GP1_CLK_SRC 49 #define GP2_CLK_SRC 50 #define GP3_CLK_SRC 51 #define MCLK0_CLK_SRC 52 #define MCLK1_CLK_SRC 53 #define MDP_CLK_SRC 54 #define PCLK0_CLK_SRC 55 #define PCNOC_BFDCD_CLK_SRC 56 #define PDM2_CLK_SRC 57 #define SDCC1_APPS_CLK_SRC 58 #define SDCC2_APPS_CLK_SRC 59 #define SYSTEM_NOC_BFDCD_CLK_SRC 60 #define ULTAUDIO_AHBFABRIC_CLK_SRC 61 #define ULTAUDIO_LPAIF_AUX_I2S_CLK_SRC 62 #define ULTAUDIO_LPAIF_PRI_I2S_CLK_SRC 63 #define ULTAUDIO_LPAIF_SEC_I2S_CLK_SRC 64 #define ULTAUDIO_XO_CLK_SRC 65 #define USB_HS_SYSTEM_CLK_SRC 66 #define VCODEC0_CLK_SRC 67 #define VFE0_CLK_SRC 68 #define VSYNC_CLK_SRC 69 70 /* Voteable Clocks */ 71 #define GCC_APSS_TCU_CLK 72 #define GCC_BLSP1_AHB_CLK 73 #define GCC_BLSP1_SLEEP_CLK 74 #define GCC_BOOT_ROM_AHB_CLK 75 #define GCC_CRYPTO_CLK 76 #define GCC_CRYPTO_AHB_CLK 77 #define GCC_CRYPTO_AXI_CLK 78 #define GCC_GFX_TBU_CLK 79 #define GCC_GFX_TCU_CLK 80 #define GCC_GTCU_AHB_CLK 81 #define GCC_MDP_TBU_CLK 82 #define GCC_PRNG_AHB_CLK 83 #define GCC_SMMU_CFG_CLK 84 #define GCC_VENUS_TBU_CLK 85 #define GCC_VFE_TBU_CLK 86 87 /* Branches */ 88 #define GCC_BIMC_GFX_CLK 89 #define GCC_BIMC_GPU_CLK 90 #define GCC_BLSP1_QUP1_I2C_APPS_CLK 91 #define GCC_BLSP1_QUP1_SPI_APPS_CLK 92 #define GCC_BLSP1_QUP2_I2C_APPS_CLK 93 #define GCC_BLSP1_QUP2_SPI_APPS_CLK 94 #define GCC_BLSP1_QUP3_I2C_APPS_CLK 95 #define GCC_BLSP1_QUP3_SPI_APPS_CLK 96 #define GCC_BLSP1_QUP4_I2C_APPS_CLK 97 #define GCC_BLSP1_QUP4_SPI_APPS_CLK 98 #define GCC_BLSP1_QUP5_I2C_APPS_CLK 99 #define GCC_BLSP1_QUP5_SPI_APPS_CLK 100 #define GCC_BLSP1_QUP6_I2C_APPS_CLK 101 #define GCC_BLSP1_QUP6_SPI_APPS_CLK 102 #define GCC_BLSP1_UART1_APPS_CLK 103 #define GCC_BLSP1_UART2_APPS_CLK 104 #define GCC_CAMSS_AHB_CLK 105 #define GCC_CAMSS_CSI0_CLK 106 #define GCC_CAMSS_CSI0_AHB_CLK 107 #define GCC_CAMSS_CSI0PHY_CLK 108 #define GCC_CAMSS_CSI0PHYTIMER_CLK 109 #define GCC_CAMSS_CSI0PIX_CLK 110 #define GCC_CAMSS_CSI0RDI_CLK 111 #define GCC_CAMSS_CSI1_CLK 112 #define GCC_CAMSS_CSI1_AHB_CLK 113 #define GCC_CAMSS_CSI1PHY_CLK 114 #define GCC_CAMSS_CSI1PIX_CLK 115 #define GCC_CAMSS_CSI1RDI_CLK 116 #define GCC_CAMSS_CSI_VFE0_CLK 117 #define GCC_CAMSS_GP0_CLK 118 #define GCC_CAMSS_GP1_CLK 119 #define GCC_CAMSS_ISPIF_AHB_CLK 120 #define GCC_CAMSS_MCLK0_CLK 121 #define GCC_CAMSS_MCLK1_CLK 122 #define GCC_CAMSS_TOP_AHB_CLK 123 #define GCC_CAMSS_VFE0_CLK 124 #define GCC_CAMSS_VFE_AHB_CLK 125 #define GCC_CAMSS_VFE_AXI_CLK 126 #define GCC_CODEC_DIGCODEC_CLK 127 #define GCC_GP1_CLK 128 #define GCC_GP2_CLK 129 #define GCC_GP3_CLK 130 #define GCC_MDSS_AHB_CLK 131 #define GCC_MDSS_AXI_CLK 132 #define GCC_MDSS_BYTE0_CLK 133 #define GCC_MDSS_ESC0_CLK 134 #define GCC_MDSS_MDP_CLK 135 #define GCC_MDSS_PCLK0_CLK 136 #define GCC_MDSS_VSYNC_CLK 137 #define GCC_MSS_CFG_AHB_CLK 138 #define GCC_MSS_Q6_BIMC_AXI_CLK 139 #define GCC_OXILI_AHB_CLK 140 #define GCC_OXILI_GFX3D_CLK 141 #define GCC_PDM2_CLK 142 #define GCC_PDM_AHB_CLK 143 #define GCC_SDCC1_AHB_CLK 144 #define GCC_SDCC1_APPS_CLK 145 #define GCC_SDCC2_AHB_CLK 146 #define GCC_SDCC2_APPS_CLK 147 #define GCC_ULTAUDIO_AHBFABRIC_IXFABRIC_CLK 148 #define GCC_ULTAUDIO_AHBFABRIC_IXFABRIC_LPM_CL 149 #define GCC_ULTAUDIO_AVSYNC_XO_CLK 150 #define GCC_ULTAUDIO_LPAIF_AUX_I2S_CLK 151 #define GCC_ULTAUDIO_LPAIF_PRI_I2S_CLK 152 #define GCC_ULTAUDIO_LPAIF_SEC_I2S_CLK 153 #define GCC_ULTAUDIO_PCNOC_MPORT_CLK 154 #define GCC_ULTAUDIO_PCNOC_SWAY_CLK 155 #define GCC_ULTAUDIO_STC_XO_CLK 156 #define GCC_USB2A_PHY_SLEEP_CLK 157 #define GCC_USB_HS_AHB_CLK 158 #define GCC_USB_HS_PHY_CFG_AHB_CLK 159 #define GCC_USB_HS_SYSTEM_CLK 160 #define GCC_VENUS0_AHB_CLK 161 #define GCC_VENUS0_AXI_CLK 162 #define GCC_VENUS0_CORE0_VCODEC0_CLK 163 #define GCC_VENUS0_VCODEC0_CLK 164 165 /* Resets */ 166 #define GCC_AUDIO_CORE_BCR 167 #define GCC_BLSP1_BCR 168 #define GCC_BLSP1_QUP1_BCR 169 #define GCC_BLSP1_QUP2_BCR 170 #define GCC_BLSP1_QUP3_BCR 171 #define GCC_BLSP1_QUP4_BCR 172 #define GCC_BLSP1_QUP5_BCR 173 #define GCC_BLSP1_QUP6_BCR 174 #define GCC_BLSP1_UART1_BCR 175 #define GCC_BLSP1_UART2_BCR 176 #define GCC_CAMSS_CSI0_BCR 177 #define GCC_CAMSS_CSI0PHY_BCR 178 #define GCC_CAMSS_CSI0PIX_BCR 179 #define GCC_CAMSS_CSI0RDI_BCR 180 #define GCC_CAMSS_CSI1_BCR 181 #define GCC_CAMSS_CSI1PHY_BCR 182 #define GCC_CAMSS_CSI1PIX_BCR 183 #define GCC_CAMSS_CSI1RDI_BCR 184 #define GCC_CAMSS_CSI_VFE0_BCR 185 #define GCC_CAMSS_GP0_BCR 186 #define GCC_CAMSS_GP1_BCR 187 #define GCC_CAMSS_ISPIF_BCR 188 #define GCC_CAMSS_MCLK0_BCR 189 #define GCC_CAMSS_MCLK1_BCR 190 #define GCC_CAMSS_PHY0_BCR 191 #define GCC_CAMSS_TOP_BCR 192 #define GCC_CAMSS_TOP_AHB_BCR 193 #define GCC_CAMSS_VFE_BCR 194 #define GCC_CRYPTO_BCR 195 #define GCC_MDSS_BCR 196 #define GCC_OXILI_BCR 197 #define GCC_PDM_BCR 198 #define GCC_PRNG_BCR 199 #define GCC_QUSB2_PHY_BCR 200 #define GCC_SDCC1_BCR 201 #define GCC_SDCC2_BCR 202 #define GCC_ULT_AUDIO_BCR 203 #define GCC_USB2A_PHY_BCR 204 #define GCC_USB2_HS_PHY_ONLY_BCR 205 #define GCC_USB_HS_BCR 206 #define GCC_VENUS0_BCR 207 208 /* Subsystem Restart */ 209 #define GCC_MSS_RESTART 210 211 /* Power Domains */ 212 #define MDSS_GDSC 213 #define OXILI_GDSC 214 #define VENUS_GDSC 215 #define VENUS_CORE0_GDSC 216 #define VFE_GDSC 217 218 #endif 219
Linux® is a registered trademark of Linus Torvalds in the United States and other countries.
TOMOYO® is a registered trademark of NTT DATA CORPORATION.