~ [ source navigation ] ~ [ diff markup ] ~ [ identifier search ] ~

TOMOYO Linux Cross Reference
Linux/include/dt-bindings/clock/qcom,gcc-msm8939.h

Version: ~ [ linux-6.12-rc7 ] ~ [ linux-6.11.7 ] ~ [ linux-6.10.14 ] ~ [ linux-6.9.12 ] ~ [ linux-6.8.12 ] ~ [ linux-6.7.12 ] ~ [ linux-6.6.60 ] ~ [ linux-6.5.13 ] ~ [ linux-6.4.16 ] ~ [ linux-6.3.13 ] ~ [ linux-6.2.16 ] ~ [ linux-6.1.116 ] ~ [ linux-6.0.19 ] ~ [ linux-5.19.17 ] ~ [ linux-5.18.19 ] ~ [ linux-5.17.15 ] ~ [ linux-5.16.20 ] ~ [ linux-5.15.171 ] ~ [ linux-5.14.21 ] ~ [ linux-5.13.19 ] ~ [ linux-5.12.19 ] ~ [ linux-5.11.22 ] ~ [ linux-5.10.229 ] ~ [ linux-5.9.16 ] ~ [ linux-5.8.18 ] ~ [ linux-5.7.19 ] ~ [ linux-5.6.19 ] ~ [ linux-5.5.19 ] ~ [ linux-5.4.285 ] ~ [ linux-5.3.18 ] ~ [ linux-5.2.21 ] ~ [ linux-5.1.21 ] ~ [ linux-5.0.21 ] ~ [ linux-4.20.17 ] ~ [ linux-4.19.323 ] ~ [ linux-4.18.20 ] ~ [ linux-4.17.19 ] ~ [ linux-4.16.18 ] ~ [ linux-4.15.18 ] ~ [ linux-4.14.336 ] ~ [ linux-4.13.16 ] ~ [ linux-4.12.14 ] ~ [ linux-4.11.12 ] ~ [ linux-4.10.17 ] ~ [ linux-4.9.337 ] ~ [ linux-4.4.302 ] ~ [ linux-3.10.108 ] ~ [ linux-2.6.32.71 ] ~ [ linux-2.6.0 ] ~ [ linux-2.4.37.11 ] ~ [ unix-v6-master ] ~ [ ccs-tools-1.8.12 ] ~ [ policy-sample ] ~
Architecture: ~ [ i386 ] ~ [ alpha ] ~ [ m68k ] ~ [ mips ] ~ [ ppc ] ~ [ sparc ] ~ [ sparc64 ] ~

Diff markup

Differences between /include/dt-bindings/clock/qcom,gcc-msm8939.h (Version linux-6.12-rc7) and /include/dt-bindings/clock/qcom,gcc-msm8939.h (Version linux-6.6.60)


  1 /* SPDX-License-Identifier: GPL-2.0-only */         1 /* SPDX-License-Identifier: GPL-2.0-only */
  2 /*                                                  2 /*
  3  * Copyright 2020 Linaro Limited                    3  * Copyright 2020 Linaro Limited
  4  */                                                 4  */
  5                                                     5 
  6 #ifndef _DT_BINDINGS_CLK_MSM_GCC_8939_H             6 #ifndef _DT_BINDINGS_CLK_MSM_GCC_8939_H
  7 #define _DT_BINDINGS_CLK_MSM_GCC_8939_H             7 #define _DT_BINDINGS_CLK_MSM_GCC_8939_H
  8                                                     8 
  9 #define GPLL0                                       9 #define GPLL0                                   0
 10 #define GPLL0_VOTE                                 10 #define GPLL0_VOTE                              1
 11 #define BIMC_PLL                                   11 #define BIMC_PLL                                2
 12 #define BIMC_PLL_VOTE                              12 #define BIMC_PLL_VOTE                           3
 13 #define GPLL1                                      13 #define GPLL1                                   4
 14 #define GPLL1_VOTE                                 14 #define GPLL1_VOTE                              5
 15 #define GPLL2                                      15 #define GPLL2                                   6
 16 #define GPLL2_VOTE                                 16 #define GPLL2_VOTE                              7
 17 #define PCNOC_BFDCD_CLK_SRC                        17 #define PCNOC_BFDCD_CLK_SRC                     8
 18 #define SYSTEM_NOC_BFDCD_CLK_SRC                   18 #define SYSTEM_NOC_BFDCD_CLK_SRC                9
 19 #define CAMSS_AHB_CLK_SRC                          19 #define CAMSS_AHB_CLK_SRC                       10
 20 #define APSS_AHB_CLK_SRC                           20 #define APSS_AHB_CLK_SRC                        11
 21 #define CSI0_CLK_SRC                               21 #define CSI0_CLK_SRC                            12
 22 #define CSI1_CLK_SRC                               22 #define CSI1_CLK_SRC                            13
 23 #define GFX3D_CLK_SRC                              23 #define GFX3D_CLK_SRC                           14
 24 #define VFE0_CLK_SRC                               24 #define VFE0_CLK_SRC                            15
 25 #define BLSP1_QUP1_I2C_APPS_CLK_SRC                25 #define BLSP1_QUP1_I2C_APPS_CLK_SRC             16
 26 #define BLSP1_QUP1_SPI_APPS_CLK_SRC                26 #define BLSP1_QUP1_SPI_APPS_CLK_SRC             17
 27 #define BLSP1_QUP2_I2C_APPS_CLK_SRC                27 #define BLSP1_QUP2_I2C_APPS_CLK_SRC             18
 28 #define BLSP1_QUP2_SPI_APPS_CLK_SRC                28 #define BLSP1_QUP2_SPI_APPS_CLK_SRC             19
 29 #define BLSP1_QUP3_I2C_APPS_CLK_SRC                29 #define BLSP1_QUP3_I2C_APPS_CLK_SRC             20
 30 #define BLSP1_QUP3_SPI_APPS_CLK_SRC                30 #define BLSP1_QUP3_SPI_APPS_CLK_SRC             21
 31 #define BLSP1_QUP4_I2C_APPS_CLK_SRC                31 #define BLSP1_QUP4_I2C_APPS_CLK_SRC             22
 32 #define BLSP1_QUP4_SPI_APPS_CLK_SRC                32 #define BLSP1_QUP4_SPI_APPS_CLK_SRC             23
 33 #define BLSP1_QUP5_I2C_APPS_CLK_SRC                33 #define BLSP1_QUP5_I2C_APPS_CLK_SRC             24
 34 #define BLSP1_QUP5_SPI_APPS_CLK_SRC                34 #define BLSP1_QUP5_SPI_APPS_CLK_SRC             25
 35 #define BLSP1_QUP6_I2C_APPS_CLK_SRC                35 #define BLSP1_QUP6_I2C_APPS_CLK_SRC             26
 36 #define BLSP1_QUP6_SPI_APPS_CLK_SRC                36 #define BLSP1_QUP6_SPI_APPS_CLK_SRC             27
 37 #define BLSP1_UART1_APPS_CLK_SRC                   37 #define BLSP1_UART1_APPS_CLK_SRC                28
 38 #define BLSP1_UART2_APPS_CLK_SRC                   38 #define BLSP1_UART2_APPS_CLK_SRC                29
 39 #define CCI_CLK_SRC                                39 #define CCI_CLK_SRC                             30
 40 #define CAMSS_GP0_CLK_SRC                          40 #define CAMSS_GP0_CLK_SRC                       31
 41 #define CAMSS_GP1_CLK_SRC                          41 #define CAMSS_GP1_CLK_SRC                       32
 42 #define JPEG0_CLK_SRC                              42 #define JPEG0_CLK_SRC                           33
 43 #define MCLK0_CLK_SRC                              43 #define MCLK0_CLK_SRC                           34
 44 #define MCLK1_CLK_SRC                              44 #define MCLK1_CLK_SRC                           35
 45 #define CSI0PHYTIMER_CLK_SRC                       45 #define CSI0PHYTIMER_CLK_SRC                    36
 46 #define CSI1PHYTIMER_CLK_SRC                       46 #define CSI1PHYTIMER_CLK_SRC                    37
 47 #define CPP_CLK_SRC                                47 #define CPP_CLK_SRC                             38
 48 #define CRYPTO_CLK_SRC                             48 #define CRYPTO_CLK_SRC                          39
 49 #define GP1_CLK_SRC                                49 #define GP1_CLK_SRC                             40
 50 #define GP2_CLK_SRC                                50 #define GP2_CLK_SRC                             41
 51 #define GP3_CLK_SRC                                51 #define GP3_CLK_SRC                             42
 52 #define BYTE0_CLK_SRC                              52 #define BYTE0_CLK_SRC                           43
 53 #define ESC0_CLK_SRC                               53 #define ESC0_CLK_SRC                            44
 54 #define MDP_CLK_SRC                                54 #define MDP_CLK_SRC                             45
 55 #define PCLK0_CLK_SRC                              55 #define PCLK0_CLK_SRC                           46
 56 #define VSYNC_CLK_SRC                              56 #define VSYNC_CLK_SRC                           47
 57 #define PDM2_CLK_SRC                               57 #define PDM2_CLK_SRC                            48
 58 #define SDCC1_APPS_CLK_SRC                         58 #define SDCC1_APPS_CLK_SRC                      49
 59 #define SDCC2_APPS_CLK_SRC                         59 #define SDCC2_APPS_CLK_SRC                      50
 60 #define APSS_TCU_CLK_SRC                           60 #define APSS_TCU_CLK_SRC                        51
 61 #define USB_HS_SYSTEM_CLK_SRC                      61 #define USB_HS_SYSTEM_CLK_SRC                   52
 62 #define VCODEC0_CLK_SRC                            62 #define VCODEC0_CLK_SRC                         53
 63 #define GCC_BLSP1_AHB_CLK                          63 #define GCC_BLSP1_AHB_CLK                       54
 64 #define GCC_BLSP1_SLEEP_CLK                        64 #define GCC_BLSP1_SLEEP_CLK                     55
 65 #define GCC_BLSP1_QUP1_I2C_APPS_CLK                65 #define GCC_BLSP1_QUP1_I2C_APPS_CLK             56
 66 #define GCC_BLSP1_QUP1_SPI_APPS_CLK                66 #define GCC_BLSP1_QUP1_SPI_APPS_CLK             57
 67 #define GCC_BLSP1_QUP2_I2C_APPS_CLK                67 #define GCC_BLSP1_QUP2_I2C_APPS_CLK             58
 68 #define GCC_BLSP1_QUP2_SPI_APPS_CLK                68 #define GCC_BLSP1_QUP2_SPI_APPS_CLK             59
 69 #define GCC_BLSP1_QUP3_I2C_APPS_CLK                69 #define GCC_BLSP1_QUP3_I2C_APPS_CLK             60
 70 #define GCC_BLSP1_QUP3_SPI_APPS_CLK                70 #define GCC_BLSP1_QUP3_SPI_APPS_CLK             61
 71 #define GCC_BLSP1_QUP4_I2C_APPS_CLK                71 #define GCC_BLSP1_QUP4_I2C_APPS_CLK             62
 72 #define GCC_BLSP1_QUP4_SPI_APPS_CLK                72 #define GCC_BLSP1_QUP4_SPI_APPS_CLK             63
 73 #define GCC_BLSP1_QUP5_I2C_APPS_CLK                73 #define GCC_BLSP1_QUP5_I2C_APPS_CLK             64
 74 #define GCC_BLSP1_QUP5_SPI_APPS_CLK                74 #define GCC_BLSP1_QUP5_SPI_APPS_CLK             65
 75 #define GCC_BLSP1_QUP6_I2C_APPS_CLK                75 #define GCC_BLSP1_QUP6_I2C_APPS_CLK             66
 76 #define GCC_BLSP1_QUP6_SPI_APPS_CLK                76 #define GCC_BLSP1_QUP6_SPI_APPS_CLK             67
 77 #define GCC_BLSP1_UART1_APPS_CLK                   77 #define GCC_BLSP1_UART1_APPS_CLK                68
 78 #define GCC_BLSP1_UART2_APPS_CLK                   78 #define GCC_BLSP1_UART2_APPS_CLK                69
 79 #define GCC_BOOT_ROM_AHB_CLK                       79 #define GCC_BOOT_ROM_AHB_CLK                    70
 80 #define GCC_CAMSS_CCI_AHB_CLK                      80 #define GCC_CAMSS_CCI_AHB_CLK                   71
 81 #define GCC_CAMSS_CCI_CLK                          81 #define GCC_CAMSS_CCI_CLK                       72
 82 #define GCC_CAMSS_CSI0_AHB_CLK                     82 #define GCC_CAMSS_CSI0_AHB_CLK                  73
 83 #define GCC_CAMSS_CSI0_CLK                         83 #define GCC_CAMSS_CSI0_CLK                      74
 84 #define GCC_CAMSS_CSI0PHY_CLK                      84 #define GCC_CAMSS_CSI0PHY_CLK                   75
 85 #define GCC_CAMSS_CSI0PIX_CLK                      85 #define GCC_CAMSS_CSI0PIX_CLK                   76
 86 #define GCC_CAMSS_CSI0RDI_CLK                      86 #define GCC_CAMSS_CSI0RDI_CLK                   77
 87 #define GCC_CAMSS_CSI1_AHB_CLK                     87 #define GCC_CAMSS_CSI1_AHB_CLK                  78
 88 #define GCC_CAMSS_CSI1_CLK                         88 #define GCC_CAMSS_CSI1_CLK                      79
 89 #define GCC_CAMSS_CSI1PHY_CLK                      89 #define GCC_CAMSS_CSI1PHY_CLK                   80
 90 #define GCC_CAMSS_CSI1PIX_CLK                      90 #define GCC_CAMSS_CSI1PIX_CLK                   81
 91 #define GCC_CAMSS_CSI1RDI_CLK                      91 #define GCC_CAMSS_CSI1RDI_CLK                   82
 92 #define GCC_CAMSS_CSI_VFE0_CLK                     92 #define GCC_CAMSS_CSI_VFE0_CLK                  83
 93 #define GCC_CAMSS_GP0_CLK                          93 #define GCC_CAMSS_GP0_CLK                       84
 94 #define GCC_CAMSS_GP1_CLK                          94 #define GCC_CAMSS_GP1_CLK                       85
 95 #define GCC_CAMSS_ISPIF_AHB_CLK                    95 #define GCC_CAMSS_ISPIF_AHB_CLK                 86
 96 #define GCC_CAMSS_JPEG0_CLK                        96 #define GCC_CAMSS_JPEG0_CLK                     87
 97 #define GCC_CAMSS_JPEG_AHB_CLK                     97 #define GCC_CAMSS_JPEG_AHB_CLK                  88
 98 #define GCC_CAMSS_JPEG_AXI_CLK                     98 #define GCC_CAMSS_JPEG_AXI_CLK                  89
 99 #define GCC_CAMSS_MCLK0_CLK                        99 #define GCC_CAMSS_MCLK0_CLK                     90
100 #define GCC_CAMSS_MCLK1_CLK                       100 #define GCC_CAMSS_MCLK1_CLK                     91
101 #define GCC_CAMSS_MICRO_AHB_CLK                   101 #define GCC_CAMSS_MICRO_AHB_CLK                 92
102 #define GCC_CAMSS_CSI0PHYTIMER_CLK                102 #define GCC_CAMSS_CSI0PHYTIMER_CLK              93
103 #define GCC_CAMSS_CSI1PHYTIMER_CLK                103 #define GCC_CAMSS_CSI1PHYTIMER_CLK              94
104 #define GCC_CAMSS_AHB_CLK                         104 #define GCC_CAMSS_AHB_CLK                       95
105 #define GCC_CAMSS_TOP_AHB_CLK                     105 #define GCC_CAMSS_TOP_AHB_CLK                   96
106 #define GCC_CAMSS_CPP_AHB_CLK                     106 #define GCC_CAMSS_CPP_AHB_CLK                   97
107 #define GCC_CAMSS_CPP_CLK                         107 #define GCC_CAMSS_CPP_CLK                       98
108 #define GCC_CAMSS_VFE0_CLK                        108 #define GCC_CAMSS_VFE0_CLK                      99
109 #define GCC_CAMSS_VFE_AHB_CLK                     109 #define GCC_CAMSS_VFE_AHB_CLK                   100
110 #define GCC_CAMSS_VFE_AXI_CLK                     110 #define GCC_CAMSS_VFE_AXI_CLK                   101
111 #define GCC_CRYPTO_AHB_CLK                        111 #define GCC_CRYPTO_AHB_CLK                      102
112 #define GCC_CRYPTO_AXI_CLK                        112 #define GCC_CRYPTO_AXI_CLK                      103
113 #define GCC_CRYPTO_CLK                            113 #define GCC_CRYPTO_CLK                          104
114 #define GCC_OXILI_GMEM_CLK                        114 #define GCC_OXILI_GMEM_CLK                      105
115 #define GCC_GP1_CLK                               115 #define GCC_GP1_CLK                             106
116 #define GCC_GP2_CLK                               116 #define GCC_GP2_CLK                             107
117 #define GCC_GP3_CLK                               117 #define GCC_GP3_CLK                             108
118 #define GCC_MDSS_AHB_CLK                          118 #define GCC_MDSS_AHB_CLK                        109
119 #define GCC_MDSS_AXI_CLK                          119 #define GCC_MDSS_AXI_CLK                        110
120 #define GCC_MDSS_BYTE0_CLK                        120 #define GCC_MDSS_BYTE0_CLK                      111
121 #define GCC_MDSS_ESC0_CLK                         121 #define GCC_MDSS_ESC0_CLK                       112
122 #define GCC_MDSS_MDP_CLK                          122 #define GCC_MDSS_MDP_CLK                        113
123 #define GCC_MDSS_PCLK0_CLK                        123 #define GCC_MDSS_PCLK0_CLK                      114
124 #define GCC_MDSS_VSYNC_CLK                        124 #define GCC_MDSS_VSYNC_CLK                      115
125 #define GCC_MSS_CFG_AHB_CLK                       125 #define GCC_MSS_CFG_AHB_CLK                     116
126 #define GCC_OXILI_AHB_CLK                         126 #define GCC_OXILI_AHB_CLK                       117
127 #define GCC_OXILI_GFX3D_CLK                       127 #define GCC_OXILI_GFX3D_CLK                     118
128 #define GCC_PDM2_CLK                              128 #define GCC_PDM2_CLK                            119
129 #define GCC_PDM_AHB_CLK                           129 #define GCC_PDM_AHB_CLK                         120
130 #define GCC_PRNG_AHB_CLK                          130 #define GCC_PRNG_AHB_CLK                        121
131 #define GCC_SDCC1_AHB_CLK                         131 #define GCC_SDCC1_AHB_CLK                       122
132 #define GCC_SDCC1_APPS_CLK                        132 #define GCC_SDCC1_APPS_CLK                      123
133 #define GCC_SDCC2_AHB_CLK                         133 #define GCC_SDCC2_AHB_CLK                       124
134 #define GCC_SDCC2_APPS_CLK                        134 #define GCC_SDCC2_APPS_CLK                      125
135 #define GCC_GTCU_AHB_CLK                          135 #define GCC_GTCU_AHB_CLK                        126
136 #define GCC_JPEG_TBU_CLK                          136 #define GCC_JPEG_TBU_CLK                        127
137 #define GCC_MDP_TBU_CLK                           137 #define GCC_MDP_TBU_CLK                         128
138 #define GCC_SMMU_CFG_CLK                          138 #define GCC_SMMU_CFG_CLK                        129
139 #define GCC_VENUS_TBU_CLK                         139 #define GCC_VENUS_TBU_CLK                       130
140 #define GCC_VFE_TBU_CLK                           140 #define GCC_VFE_TBU_CLK                         131
141 #define GCC_USB2A_PHY_SLEEP_CLK                   141 #define GCC_USB2A_PHY_SLEEP_CLK                 132
142 #define GCC_USB_HS_AHB_CLK                        142 #define GCC_USB_HS_AHB_CLK                      133
143 #define GCC_USB_HS_SYSTEM_CLK                     143 #define GCC_USB_HS_SYSTEM_CLK                   134
144 #define GCC_VENUS0_AHB_CLK                        144 #define GCC_VENUS0_AHB_CLK                      135
145 #define GCC_VENUS0_AXI_CLK                        145 #define GCC_VENUS0_AXI_CLK                      136
146 #define GCC_VENUS0_VCODEC0_CLK                    146 #define GCC_VENUS0_VCODEC0_CLK                  137
147 #define BIMC_DDR_CLK_SRC                          147 #define BIMC_DDR_CLK_SRC                        138
148 #define GCC_APSS_TCU_CLK                          148 #define GCC_APSS_TCU_CLK                        139
149 #define GCC_GFX_TCU_CLK                           149 #define GCC_GFX_TCU_CLK                         140
150 #define BIMC_GPU_CLK_SRC                          150 #define BIMC_GPU_CLK_SRC                        141
151 #define GCC_BIMC_GFX_CLK                          151 #define GCC_BIMC_GFX_CLK                        142
152 #define GCC_BIMC_GPU_CLK                          152 #define GCC_BIMC_GPU_CLK                        143
153 #define ULTAUDIO_LPAIF_PRI_I2S_CLK_SRC            153 #define ULTAUDIO_LPAIF_PRI_I2S_CLK_SRC          144
154 #define ULTAUDIO_LPAIF_SEC_I2S_CLK_SRC            154 #define ULTAUDIO_LPAIF_SEC_I2S_CLK_SRC          145
155 #define ULTAUDIO_LPAIF_AUX_I2S_CLK_SRC            155 #define ULTAUDIO_LPAIF_AUX_I2S_CLK_SRC          146
156 #define ULTAUDIO_XO_CLK_SRC                       156 #define ULTAUDIO_XO_CLK_SRC                     147
157 #define ULTAUDIO_AHBFABRIC_CLK_SRC                157 #define ULTAUDIO_AHBFABRIC_CLK_SRC              148
158 #define CODEC_DIGCODEC_CLK_SRC                    158 #define CODEC_DIGCODEC_CLK_SRC                  149
159 #define GCC_ULTAUDIO_PCNOC_MPORT_CLK              159 #define GCC_ULTAUDIO_PCNOC_MPORT_CLK            150
160 #define GCC_ULTAUDIO_PCNOC_SWAY_CLK               160 #define GCC_ULTAUDIO_PCNOC_SWAY_CLK             151
161 #define GCC_ULTAUDIO_AVSYNC_XO_CLK                161 #define GCC_ULTAUDIO_AVSYNC_XO_CLK              152
162 #define GCC_ULTAUDIO_STC_XO_CLK                   162 #define GCC_ULTAUDIO_STC_XO_CLK                 153
163 #define GCC_ULTAUDIO_AHBFABRIC_IXFABRIC_CLK       163 #define GCC_ULTAUDIO_AHBFABRIC_IXFABRIC_CLK     154
164 #define GCC_ULTAUDIO_AHBFABRIC_IXFABRIC_LPM_CL    164 #define GCC_ULTAUDIO_AHBFABRIC_IXFABRIC_LPM_CLK 155
165 #define GCC_ULTAUDIO_LPAIF_PRI_I2S_CLK            165 #define GCC_ULTAUDIO_LPAIF_PRI_I2S_CLK          156
166 #define GCC_ULTAUDIO_LPAIF_SEC_I2S_CLK            166 #define GCC_ULTAUDIO_LPAIF_SEC_I2S_CLK          157
167 #define GCC_ULTAUDIO_LPAIF_AUX_I2S_CLK            167 #define GCC_ULTAUDIO_LPAIF_AUX_I2S_CLK          158
168 #define GCC_CODEC_DIGCODEC_CLK                    168 #define GCC_CODEC_DIGCODEC_CLK                  159
169 #define GCC_MSS_Q6_BIMC_AXI_CLK                   169 #define GCC_MSS_Q6_BIMC_AXI_CLK                 160
170 #define GPLL3                                     170 #define GPLL3                                   161
171 #define GPLL3_VOTE                                171 #define GPLL3_VOTE                              162
172 #define GPLL4                                     172 #define GPLL4                                   163
173 #define GPLL4_VOTE                                173 #define GPLL4_VOTE                              164
174 #define GPLL5                                     174 #define GPLL5                                   165
175 #define GPLL5_VOTE                                175 #define GPLL5_VOTE                              166
176 #define GPLL6                                     176 #define GPLL6                                   167
177 #define GPLL6_VOTE                                177 #define GPLL6_VOTE                              168
178 #define BYTE1_CLK_SRC                             178 #define BYTE1_CLK_SRC                           169
179 #define GCC_MDSS_BYTE1_CLK                        179 #define GCC_MDSS_BYTE1_CLK                      170
180 #define ESC1_CLK_SRC                              180 #define ESC1_CLK_SRC                            171
181 #define GCC_MDSS_ESC1_CLK                         181 #define GCC_MDSS_ESC1_CLK                       172
182 #define PCLK1_CLK_SRC                             182 #define PCLK1_CLK_SRC                           173
183 #define GCC_MDSS_PCLK1_CLK                        183 #define GCC_MDSS_PCLK1_CLK                      174
184 #define GCC_GFX_TBU_CLK                           184 #define GCC_GFX_TBU_CLK                         175
185 #define GCC_CPP_TBU_CLK                           185 #define GCC_CPP_TBU_CLK                         176
186 #define GCC_MDP_RT_TBU_CLK                        186 #define GCC_MDP_RT_TBU_CLK                      177
187 #define USB_FS_SYSTEM_CLK_SRC                     187 #define USB_FS_SYSTEM_CLK_SRC                   178
188 #define USB_FS_IC_CLK_SRC                         188 #define USB_FS_IC_CLK_SRC                       179
189 #define GCC_USB_FS_AHB_CLK                        189 #define GCC_USB_FS_AHB_CLK                      180
190 #define GCC_USB_FS_IC_CLK                         190 #define GCC_USB_FS_IC_CLK                       181
191 #define GCC_USB_FS_SYSTEM_CLK                     191 #define GCC_USB_FS_SYSTEM_CLK                   182
192 #define GCC_VENUS0_CORE0_VCODEC0_CLK              192 #define GCC_VENUS0_CORE0_VCODEC0_CLK            183
193 #define GCC_VENUS0_CORE1_VCODEC0_CLK              193 #define GCC_VENUS0_CORE1_VCODEC0_CLK            184
194 #define GCC_OXILI_TIMER_CLK                       194 #define GCC_OXILI_TIMER_CLK                     185
195 #define SYSTEM_MM_NOC_BFDCD_CLK_SRC               195 #define SYSTEM_MM_NOC_BFDCD_CLK_SRC             186
196 #define CSI2_CLK_SRC                           << 
197 #define GCC_CAMSS_CSI2_AHB_CLK                 << 
198 #define GCC_CAMSS_CSI2_CLK                     << 
199 #define GCC_CAMSS_CSI2PHY_CLK                  << 
200 #define GCC_CAMSS_CSI2PIX_CLK                  << 
201 #define GCC_CAMSS_CSI2RDI_CLK                  << 
202                                                   196 
203 /* Indexes for GDSCs */                           197 /* Indexes for GDSCs */
204 #define BIMC_GDSC                                 198 #define BIMC_GDSC                               0
205 #define VENUS_GDSC                                199 #define VENUS_GDSC                              1
206 #define MDSS_GDSC                                 200 #define MDSS_GDSC                               2
207 #define JPEG_GDSC                                 201 #define JPEG_GDSC                               3
208 #define VFE_GDSC                                  202 #define VFE_GDSC                                4
209 #define OXILI_GDSC                                203 #define OXILI_GDSC                              5
210 #define VENUS_CORE0_GDSC                          204 #define VENUS_CORE0_GDSC                        6
211 #define VENUS_CORE1_GDSC                          205 #define VENUS_CORE1_GDSC                        7
212                                                   206 
213 #endif                                            207 #endif
214                                                   208 

~ [ source navigation ] ~ [ diff markup ] ~ [ identifier search ] ~

kernel.org | git.kernel.org | LWN.net | Project Home | SVN repository | Mail admin

Linux® is a registered trademark of Linus Torvalds in the United States and other countries.
TOMOYO® is a registered trademark of NTT DATA CORPORATION.

sflogo.php