1 /* SPDX-License-Identifier: GPL-2.0 */ 1 2 /* 3 * Copyright (c) 2016-2017, The Linux Foundati 4 * Copyright (c) 2018, Craig Tatlor. 5 */ 6 7 #ifndef _DT_BINDINGS_CLK_MSM_GCC_660_H 8 #define _DT_BINDINGS_CLK_MSM_GCC_660_H 9 10 #define BLSP1_QUP1_I2C_APPS_CLK_SRC 11 #define BLSP1_QUP1_SPI_APPS_CLK_SRC 12 #define BLSP1_QUP2_I2C_APPS_CLK_SRC 13 #define BLSP1_QUP2_SPI_APPS_CLK_SRC 14 #define BLSP1_QUP3_I2C_APPS_CLK_SRC 15 #define BLSP1_QUP3_SPI_APPS_CLK_SRC 16 #define BLSP1_QUP4_I2C_APPS_CLK_SRC 17 #define BLSP1_QUP4_SPI_APPS_CLK_SRC 18 #define BLSP1_UART1_APPS_CLK_SRC 19 #define BLSP1_UART2_APPS_CLK_SRC 20 #define BLSP2_QUP1_I2C_APPS_CLK_SRC 21 #define BLSP2_QUP1_SPI_APPS_CLK_SRC 22 #define BLSP2_QUP2_I2C_APPS_CLK_SRC 23 #define BLSP2_QUP2_SPI_APPS_CLK_SRC 24 #define BLSP2_QUP3_I2C_APPS_CLK_SRC 25 #define BLSP2_QUP3_SPI_APPS_CLK_SRC 26 #define BLSP2_QUP4_I2C_APPS_CLK_SRC 27 #define BLSP2_QUP4_SPI_APPS_CLK_SRC 28 #define BLSP2_UART1_APPS_CLK_SRC 29 #define BLSP2_UART2_APPS_CLK_SRC 30 #define GCC_AGGRE2_UFS_AXI_CLK 31 #define GCC_AGGRE2_USB3_AXI_CLK 32 #define GCC_BIMC_GFX_CLK 33 #define GCC_BIMC_HMSS_AXI_CLK 34 #define GCC_BIMC_MSS_Q6_AXI_CLK 35 #define GCC_BLSP1_AHB_CLK 36 #define GCC_BLSP1_QUP1_I2C_APPS_CLK 37 #define GCC_BLSP1_QUP1_SPI_APPS_CLK 38 #define GCC_BLSP1_QUP2_I2C_APPS_CLK 39 #define GCC_BLSP1_QUP2_SPI_APPS_CLK 40 #define GCC_BLSP1_QUP3_I2C_APPS_CLK 41 #define GCC_BLSP1_QUP3_SPI_APPS_CLK 42 #define GCC_BLSP1_QUP4_I2C_APPS_CLK 43 #define GCC_BLSP1_QUP4_SPI_APPS_CLK 44 #define GCC_BLSP1_UART1_APPS_CLK 45 #define GCC_BLSP1_UART2_APPS_CLK 46 #define GCC_BLSP2_AHB_CLK 47 #define GCC_BLSP2_QUP1_I2C_APPS_CLK 48 #define GCC_BLSP2_QUP1_SPI_APPS_CLK 49 #define GCC_BLSP2_QUP2_I2C_APPS_CLK 50 #define GCC_BLSP2_QUP2_SPI_APPS_CLK 51 #define GCC_BLSP2_QUP3_I2C_APPS_CLK 52 #define GCC_BLSP2_QUP3_SPI_APPS_CLK 53 #define GCC_BLSP2_QUP4_I2C_APPS_CLK 54 #define GCC_BLSP2_QUP4_SPI_APPS_CLK 55 #define GCC_BLSP2_UART1_APPS_CLK 56 #define GCC_BLSP2_UART2_APPS_CLK 57 #define GCC_BOOT_ROM_AHB_CLK 58 #define GCC_CFG_NOC_USB2_AXI_CLK 59 #define GCC_CFG_NOC_USB3_AXI_CLK 60 #define GCC_DCC_AHB_CLK 61 #define GCC_GP1_CLK 62 #define GCC_GP2_CLK 63 #define GCC_GP3_CLK 64 #define GCC_GPU_BIMC_GFX_CLK 65 #define GCC_GPU_CFG_AHB_CLK 66 #define GCC_GPU_GPLL0_CLK 67 #define GCC_GPU_GPLL0_DIV_CLK 68 #define GCC_HMSS_DVM_BUS_CLK 69 #define GCC_HMSS_RBCPR_CLK 70 #define GCC_MMSS_GPLL0_CLK 71 #define GCC_MMSS_GPLL0_DIV_CLK 72 #define GCC_MMSS_NOC_CFG_AHB_CLK 73 #define GCC_MMSS_SYS_NOC_AXI_CLK 74 #define GCC_MSS_CFG_AHB_CLK 75 #define GCC_MSS_GPLL0_DIV_CLK 76 #define GCC_MSS_MNOC_BIMC_AXI_CLK 77 #define GCC_MSS_Q6_BIMC_AXI_CLK 78 #define GCC_MSS_SNOC_AXI_CLK 79 #define GCC_PDM2_CLK 80 #define GCC_PDM_AHB_CLK 81 #define GCC_PRNG_AHB_CLK 82 #define GCC_QSPI_AHB_CLK 83 #define GCC_QSPI_SER_CLK 84 #define GCC_SDCC1_AHB_CLK 85 #define GCC_SDCC1_APPS_CLK 86 #define GCC_SDCC1_ICE_CORE_CLK 87 #define GCC_SDCC2_AHB_CLK 88 #define GCC_SDCC2_APPS_CLK 89 #define GCC_UFS_AHB_CLK 90 #define GCC_UFS_AXI_CLK 91 #define GCC_UFS_CLKREF_CLK 92 #define GCC_UFS_ICE_CORE_CLK 93 #define GCC_UFS_PHY_AUX_CLK 94 #define GCC_UFS_RX_SYMBOL_0_CLK 95 #define GCC_UFS_RX_SYMBOL_1_CLK 96 #define GCC_UFS_TX_SYMBOL_0_CLK 97 #define GCC_UFS_UNIPRO_CORE_CLK 98 #define GCC_USB20_MASTER_CLK 99 #define GCC_USB20_MOCK_UTMI_CLK 100 #define GCC_USB20_SLEEP_CLK 101 #define GCC_USB30_MASTER_CLK 102 #define GCC_USB30_MOCK_UTMI_CLK 103 #define GCC_USB30_SLEEP_CLK 104 #define GCC_USB3_CLKREF_CLK 105 #define GCC_USB3_PHY_AUX_CLK 106 #define GCC_USB3_PHY_PIPE_CLK 107 #define GCC_USB_PHY_CFG_AHB2PHY_CLK 108 #define GP1_CLK_SRC 109 #define GP2_CLK_SRC 110 #define GP3_CLK_SRC 111 #define GPLL0 112 #define GPLL0_EARLY 113 #define GPLL1 114 #define GPLL1_EARLY 115 #define GPLL4 116 #define GPLL4_EARLY 117 #define HMSS_GPLL0_CLK_SRC 118 #define HMSS_GPLL4_CLK_SRC 119 #define HMSS_RBCPR_CLK_SRC 120 #define PDM2_CLK_SRC 121 #define QSPI_SER_CLK_SRC 122 #define SDCC1_APPS_CLK_SRC 123 #define SDCC1_ICE_CORE_CLK_SRC 124 #define SDCC2_APPS_CLK_SRC 125 #define UFS_AXI_CLK_SRC 126 #define UFS_ICE_CORE_CLK_SRC 127 #define UFS_PHY_AUX_CLK_SRC 128 #define UFS_UNIPRO_CORE_CLK_SRC 129 #define USB20_MASTER_CLK_SRC 130 #define USB20_MOCK_UTMI_CLK_SRC 131 #define USB30_MASTER_CLK_SRC 132 #define USB30_MOCK_UTMI_CLK_SRC 133 #define USB3_PHY_AUX_CLK_SRC 134 #define GPLL0_OUT_MSSCC 135 #define GCC_UFS_AXI_HW_CTL_CLK 136 #define GCC_UFS_ICE_CORE_HW_CTL_CLK 137 #define GCC_UFS_PHY_AUX_HW_CTL_CLK 138 #define GCC_UFS_UNIPRO_CORE_HW_CTL_CLK 139 #define GCC_RX0_USB2_CLKREF_CLK 140 #define GCC_RX1_USB2_CLKREF_CLK 141 142 #define PCIE_0_GDSC 0 143 #define UFS_GDSC 1 144 #define USB_30_GDSC 2 145 146 #define GCC_QUSB2PHY_PRIM_BCR 0 147 #define GCC_QUSB2PHY_SEC_BCR 1 148 #define GCC_UFS_BCR 2 149 #define GCC_USB3_DP_PHY_BCR 3 150 #define GCC_USB3_PHY_BCR 4 151 #define GCC_USB3PHY_PHY_BCR 5 152 #define GCC_USB_20_BCR 6 153 #define GCC_USB_30_BCR 7 154 #define GCC_USB_PHY_CFG_AHB2PHY_BCR 8 155 #define GCC_MSS_RESTART 9 156 157 #endif 158
Linux® is a registered trademark of Linus Torvalds in the United States and other countries.
TOMOYO® is a registered trademark of NTT DATA CORPORATION.