~ [ source navigation ] ~ [ diff markup ] ~ [ identifier search ] ~

TOMOYO Linux Cross Reference
Linux/include/dt-bindings/clock/qcom,ipq9574-gcc.h

Version: ~ [ linux-6.12-rc7 ] ~ [ linux-6.11.7 ] ~ [ linux-6.10.14 ] ~ [ linux-6.9.12 ] ~ [ linux-6.8.12 ] ~ [ linux-6.7.12 ] ~ [ linux-6.6.60 ] ~ [ linux-6.5.13 ] ~ [ linux-6.4.16 ] ~ [ linux-6.3.13 ] ~ [ linux-6.2.16 ] ~ [ linux-6.1.116 ] ~ [ linux-6.0.19 ] ~ [ linux-5.19.17 ] ~ [ linux-5.18.19 ] ~ [ linux-5.17.15 ] ~ [ linux-5.16.20 ] ~ [ linux-5.15.171 ] ~ [ linux-5.14.21 ] ~ [ linux-5.13.19 ] ~ [ linux-5.12.19 ] ~ [ linux-5.11.22 ] ~ [ linux-5.10.229 ] ~ [ linux-5.9.16 ] ~ [ linux-5.8.18 ] ~ [ linux-5.7.19 ] ~ [ linux-5.6.19 ] ~ [ linux-5.5.19 ] ~ [ linux-5.4.285 ] ~ [ linux-5.3.18 ] ~ [ linux-5.2.21 ] ~ [ linux-5.1.21 ] ~ [ linux-5.0.21 ] ~ [ linux-4.20.17 ] ~ [ linux-4.19.323 ] ~ [ linux-4.18.20 ] ~ [ linux-4.17.19 ] ~ [ linux-4.16.18 ] ~ [ linux-4.15.18 ] ~ [ linux-4.14.336 ] ~ [ linux-4.13.16 ] ~ [ linux-4.12.14 ] ~ [ linux-4.11.12 ] ~ [ linux-4.10.17 ] ~ [ linux-4.9.337 ] ~ [ linux-4.4.302 ] ~ [ linux-3.10.108 ] ~ [ linux-2.6.32.71 ] ~ [ linux-2.6.0 ] ~ [ linux-2.4.37.11 ] ~ [ unix-v6-master ] ~ [ ccs-tools-1.8.12 ] ~ [ policy-sample ] ~
Architecture: ~ [ i386 ] ~ [ alpha ] ~ [ m68k ] ~ [ mips ] ~ [ ppc ] ~ [ sparc ] ~ [ sparc64 ] ~

Diff markup

Differences between /include/dt-bindings/clock/qcom,ipq9574-gcc.h (Version linux-6.12-rc7) and /include/dt-bindings/clock/qcom,ipq9574-gcc.h (Version linux-4.12.14)


  1 /* SPDX-License-Identifier: (GPL-2.0-only OR B      1 
  2 /*                                                
  3  * Copyright (c) 2018-2023 The Linux Foundatio    
  4  */                                               
  5                                                   
  6 #ifndef _DT_BINDINGS_CLOCK_IPQ_GCC_9574_H         
  7 #define _DT_BINDINGS_CLOCK_IPQ_GCC_9574_H         
  8                                                   
  9 #define GPLL0_MAIN                                
 10 #define GPLL0                                     
 11 #define GPLL2_MAIN                                
 12 #define GPLL2                                     
 13 #define GPLL4_MAIN                                
 14 #define GPLL4                                     
 15 #define GCC_SLEEP_CLK_SRC                         
 16 #define APSS_AHB_CLK_SRC                          
 17 #define APSS_AXI_CLK_SRC                          
 18 #define BLSP1_QUP1_I2C_APPS_CLK_SRC               
 19 #define BLSP1_QUP1_SPI_APPS_CLK_SRC               
 20 #define BLSP1_QUP2_I2C_APPS_CLK_SRC               
 21 #define BLSP1_QUP2_SPI_APPS_CLK_SRC               
 22 #define BLSP1_QUP3_I2C_APPS_CLK_SRC               
 23 #define BLSP1_QUP3_SPI_APPS_CLK_SRC               
 24 #define BLSP1_QUP4_I2C_APPS_CLK_SRC               
 25 #define BLSP1_QUP4_SPI_APPS_CLK_SRC               
 26 #define BLSP1_QUP5_I2C_APPS_CLK_SRC               
 27 #define BLSP1_QUP5_SPI_APPS_CLK_SRC               
 28 #define BLSP1_QUP6_I2C_APPS_CLK_SRC               
 29 #define BLSP1_QUP6_SPI_APPS_CLK_SRC               
 30 #define BLSP1_UART1_APPS_CLK_SRC                  
 31 #define BLSP1_UART2_APPS_CLK_SRC                  
 32 #define BLSP1_UART3_APPS_CLK_SRC                  
 33 #define BLSP1_UART4_APPS_CLK_SRC                  
 34 #define BLSP1_UART5_APPS_CLK_SRC                  
 35 #define BLSP1_UART6_APPS_CLK_SRC                  
 36 #define GCC_APSS_AHB_CLK                          
 37 #define GCC_APSS_AXI_CLK                          
 38 #define GCC_BLSP1_QUP1_I2C_APPS_CLK               
 39 #define GCC_BLSP1_QUP1_SPI_APPS_CLK               
 40 #define GCC_BLSP1_QUP2_I2C_APPS_CLK               
 41 #define GCC_BLSP1_QUP2_SPI_APPS_CLK               
 42 #define GCC_BLSP1_QUP3_I2C_APPS_CLK               
 43 #define GCC_BLSP1_QUP3_SPI_APPS_CLK               
 44 #define GCC_BLSP1_QUP4_I2C_APPS_CLK               
 45 #define GCC_BLSP1_QUP4_SPI_APPS_CLK               
 46 #define GCC_BLSP1_QUP5_I2C_APPS_CLK               
 47 #define GCC_BLSP1_QUP5_SPI_APPS_CLK               
 48 #define GCC_BLSP1_QUP6_I2C_APPS_CLK               
 49 #define GCC_BLSP1_QUP6_SPI_APPS_CLK               
 50 #define GCC_BLSP1_UART1_APPS_CLK                  
 51 #define GCC_BLSP1_UART2_APPS_CLK                  
 52 #define GCC_BLSP1_UART3_APPS_CLK                  
 53 #define GCC_BLSP1_UART4_APPS_CLK                  
 54 #define GCC_BLSP1_UART5_APPS_CLK                  
 55 #define GCC_BLSP1_UART6_APPS_CLK                  
 56 #define PCIE0_AXI_M_CLK_SRC                       
 57 #define GCC_PCIE0_AXI_M_CLK                       
 58 #define PCIE1_AXI_M_CLK_SRC                       
 59 #define GCC_PCIE1_AXI_M_CLK                       
 60 #define PCIE2_AXI_M_CLK_SRC                       
 61 #define GCC_PCIE2_AXI_M_CLK                       
 62 #define PCIE3_AXI_M_CLK_SRC                       
 63 #define GCC_PCIE3_AXI_M_CLK                       
 64 #define PCIE0_AXI_S_CLK_SRC                       
 65 #define GCC_PCIE0_AXI_S_BRIDGE_CLK                
 66 #define GCC_PCIE0_AXI_S_CLK                       
 67 #define PCIE1_AXI_S_CLK_SRC                       
 68 #define GCC_PCIE1_AXI_S_BRIDGE_CLK                
 69 #define GCC_PCIE1_AXI_S_CLK                       
 70 #define PCIE2_AXI_S_CLK_SRC                       
 71 #define GCC_PCIE2_AXI_S_BRIDGE_CLK                
 72 #define GCC_PCIE2_AXI_S_CLK                       
 73 #define PCIE3_AXI_S_CLK_SRC                       
 74 #define GCC_PCIE3_AXI_S_BRIDGE_CLK                
 75 #define GCC_PCIE3_AXI_S_CLK                       
 76 #define PCIE0_PIPE_CLK_SRC                        
 77 #define PCIE1_PIPE_CLK_SRC                        
 78 #define PCIE2_PIPE_CLK_SRC                        
 79 #define PCIE3_PIPE_CLK_SRC                        
 80 #define PCIE_AUX_CLK_SRC                          
 81 #define GCC_PCIE0_AUX_CLK                         
 82 #define GCC_PCIE1_AUX_CLK                         
 83 #define GCC_PCIE2_AUX_CLK                         
 84 #define GCC_PCIE3_AUX_CLK                         
 85 #define PCIE0_RCHNG_CLK_SRC                       
 86 #define GCC_PCIE0_RCHNG_CLK                       
 87 #define PCIE1_RCHNG_CLK_SRC                       
 88 #define GCC_PCIE1_RCHNG_CLK                       
 89 #define PCIE2_RCHNG_CLK_SRC                       
 90 #define GCC_PCIE2_RCHNG_CLK                       
 91 #define PCIE3_RCHNG_CLK_SRC                       
 92 #define GCC_PCIE3_RCHNG_CLK                       
 93 #define GCC_PCIE0_AHB_CLK                         
 94 #define GCC_PCIE1_AHB_CLK                         
 95 #define GCC_PCIE2_AHB_CLK                         
 96 #define GCC_PCIE3_AHB_CLK                         
 97 #define USB0_AUX_CLK_SRC                          
 98 #define GCC_USB0_AUX_CLK                          
 99 #define USB0_MASTER_CLK_SRC                       
100 #define GCC_USB0_MASTER_CLK                       
101 #define GCC_SNOC_USB_CLK                          
102 #define GCC_ANOC_USB_AXI_CLK                      
103 #define USB0_MOCK_UTMI_CLK_SRC                    
104 #define USB0_MOCK_UTMI_DIV_CLK_SRC                
105 #define GCC_USB0_MOCK_UTMI_CLK                    
106 #define USB0_PIPE_CLK_SRC                         
107 #define GCC_USB0_PHY_CFG_AHB_CLK                  
108 #define SDCC1_APPS_CLK_SRC                        
109 #define GCC_SDCC1_APPS_CLK                        
110 #define SDCC1_ICE_CORE_CLK_SRC                    
111 #define GCC_SDCC1_ICE_CORE_CLK                    
112 #define GCC_SDCC1_AHB_CLK                         
113 #define PCNOC_BFDCD_CLK_SRC                       
114 #define GCC_NSSCFG_CLK                            
115 #define GCC_NSSNOC_NSSCC_CLK                      
116 #define GCC_NSSCC_CLK                             
117 #define GCC_NSSNOC_PCNOC_1_CLK                    
118 #define GCC_QDSS_DAP_AHB_CLK                      
119 #define GCC_QDSS_CFG_AHB_CLK                      
120 #define GCC_QPIC_AHB_CLK                          
121 #define GCC_QPIC_CLK                              
122 #define GCC_BLSP1_AHB_CLK                         
123 #define GCC_MDIO_AHB_CLK                          
124 #define GCC_PRNG_AHB_CLK                          
125 #define GCC_UNIPHY0_AHB_CLK                       
126 #define GCC_UNIPHY1_AHB_CLK                       
127 #define GCC_UNIPHY2_AHB_CLK                       
128 #define GCC_CMN_12GPLL_AHB_CLK                    
129 #define GCC_CMN_12GPLL_APU_CLK                    
130 #define SYSTEM_NOC_BFDCD_CLK_SRC                  
131 #define GCC_NSSNOC_SNOC_CLK                       
132 #define GCC_NSSNOC_SNOC_1_CLK                     
133 #define GCC_QDSS_ETR_USB_CLK                      
134 #define WCSS_AHB_CLK_SRC                          
135 #define GCC_Q6_AHB_CLK                            
136 #define GCC_Q6_AHB_S_CLK                          
137 #define GCC_WCSS_ECAHB_CLK                        
138 #define GCC_WCSS_ACMT_CLK                         
139 #define GCC_SYS_NOC_WCSS_AHB_CLK                  
140 #define WCSS_AXI_M_CLK_SRC                        
141 #define GCC_ANOC_WCSS_AXI_M_CLK                   
142 #define QDSS_AT_CLK_SRC                           
143 #define GCC_Q6SS_ATBM_CLK                         
144 #define GCC_WCSS_DBG_IFC_ATB_CLK                  
145 #define GCC_NSSNOC_ATB_CLK                        
146 #define GCC_QDSS_AT_CLK                           
147 #define GCC_SYS_NOC_AT_CLK                        
148 #define GCC_PCNOC_AT_CLK                          
149 #define GCC_USB0_EUD_AT_CLK                       
150 #define GCC_QDSS_EUD_AT_CLK                       
151 #define QDSS_STM_CLK_SRC                          
152 #define GCC_QDSS_STM_CLK                          
153 #define GCC_SYS_NOC_QDSS_STM_AXI_CLK              
154 #define QDSS_TRACECLKIN_CLK_SRC                   
155 #define GCC_QDSS_TRACECLKIN_CLK                   
156 #define QDSS_TSCTR_CLK_SRC                        
157 #define GCC_Q6_TSCTR_1TO2_CLK                     
158 #define GCC_WCSS_DBG_IFC_NTS_CLK                  
159 #define GCC_QDSS_TSCTR_DIV2_CLK                   
160 #define GCC_QDSS_TS_CLK                           
161 #define GCC_QDSS_TSCTR_DIV4_CLK                   
162 #define GCC_NSS_TS_CLK                            
163 #define GCC_QDSS_TSCTR_DIV8_CLK                   
164 #define GCC_QDSS_TSCTR_DIV16_CLK                  
165 #define GCC_Q6SS_PCLKDBG_CLK                      
166 #define GCC_Q6SS_TRIG_CLK                         
167 #define GCC_WCSS_DBG_IFC_APB_CLK                  
168 #define GCC_WCSS_DBG_IFC_DAPBUS_CLK               
169 #define GCC_QDSS_DAP_CLK                          
170 #define GCC_QDSS_APB2JTAG_CLK                     
171 #define GCC_QDSS_TSCTR_DIV3_CLK                   
172 #define QPIC_IO_MACRO_CLK_SRC                     
173 #define GCC_QPIC_IO_MACRO_CLK                     
174 #define Q6_AXI_CLK_SRC                            
175 #define GCC_Q6_AXIM_CLK                           
176 #define GCC_WCSS_Q6_TBU_CLK                       
177 #define GCC_MEM_NOC_Q6_AXI_CLK                    
178 #define Q6_AXIM2_CLK_SRC                          
179 #define NSSNOC_MEMNOC_BFDCD_CLK_SRC               
180 #define GCC_NSSNOC_MEMNOC_CLK                     
181 #define GCC_NSSNOC_MEM_NOC_1_CLK                  
182 #define GCC_NSS_TBU_CLK                           
183 #define GCC_MEM_NOC_NSSNOC_CLK                    
184 #define LPASS_AXIM_CLK_SRC                        
185 #define LPASS_SWAY_CLK_SRC                        
186 #define ADSS_PWM_CLK_SRC                          
187 #define GCC_ADSS_PWM_CLK                          
188 #define GP1_CLK_SRC                               
189 #define GP2_CLK_SRC                               
190 #define GP3_CLK_SRC                               
191 #define DDRSS_SMS_SLOW_CLK_SRC                    
192 #define GCC_XO_CLK_SRC                            
193 #define GCC_XO_CLK                                
194 #define GCC_NSSNOC_QOSGEN_REF_CLK                 
195 #define GCC_NSSNOC_TIMEOUT_REF_CLK                
196 #define GCC_XO_DIV4_CLK                           
197 #define GCC_UNIPHY0_SYS_CLK                       
198 #define GCC_UNIPHY1_SYS_CLK                       
199 #define GCC_UNIPHY2_SYS_CLK                       
200 #define GCC_CMN_12GPLL_SYS_CLK                    
201 #define GCC_NSSNOC_XO_DCD_CLK                     
202 #define GCC_Q6SS_BOOT_CLK                         
203 #define UNIPHY_SYS_CLK_SRC                        
204 #define NSS_TS_CLK_SRC                            
205 #define GCC_ANOC_PCIE0_1LANE_M_CLK                
206 #define GCC_ANOC_PCIE1_1LANE_M_CLK                
207 #define GCC_ANOC_PCIE2_2LANE_M_CLK                
208 #define GCC_ANOC_PCIE3_2LANE_M_CLK                
209 #define GCC_SNOC_PCIE0_1LANE_S_CLK                
210 #define GCC_SNOC_PCIE1_1LANE_S_CLK                
211 #define GCC_SNOC_PCIE2_2LANE_S_CLK                
212 #define GCC_SNOC_PCIE3_2LANE_S_CLK                
213 #define GCC_CRYPTO_CLK_SRC                        
214 #define GCC_CRYPTO_CLK                            
215 #define GCC_CRYPTO_AXI_CLK                        
216 #define GCC_CRYPTO_AHB_CLK                        
217 #define GCC_USB0_PIPE_CLK                         
218 #define GCC_USB0_SLEEP_CLK                        
219 #define GCC_PCIE0_PIPE_CLK                        
220 #define GCC_PCIE1_PIPE_CLK                        
221 #define GCC_PCIE2_PIPE_CLK                        
222 #define GCC_PCIE3_PIPE_CLK                        
223 #endif                                            
224                                                   

~ [ source navigation ] ~ [ diff markup ] ~ [ identifier search ] ~

kernel.org | git.kernel.org | LWN.net | Project Home | SVN repository | Mail admin

Linux® is a registered trademark of Linus Torvalds in the United States and other countries.
TOMOYO® is a registered trademark of NTT DATA CORPORATION.

sflogo.php